09.04.2001
В Санта-Кларе на международной конференции IP/SOC 2001 было подвергнуто критике несколько распространенных мифов электронной индустрии.
На последней конференции IP/SOC 2001 в Санта-Кларе велось много разговоров о сближении методов проектирования систем и чипов. Было подвергнуто критике несколько модных ныне штампов. Сухой остаток, заслуживающий комментариев, был предъявлен журналистами www.eetimes.com Миф 1: cроки проектирования микросхем постоянно сокращаются. Штамп полезен всем менеджерам в электронике как оправдание срыва проектов. На самом деле, по наблюдению главного аналитика Dataquest по электронным САПР, последние пять лет цикл проектирования во всех секторах (за исключением авто-электроники) зафиксировался на уровне 9-12 месяцев и не имеет склонности к сокращению.
Миф 2: традиционные языки описания чипов и систем Verilog и VHDL вытесняются языками С и С++. На деле чудаков, которые придумывают чипы на C++, наберется в мире с десяток. Знатоки предсказывают что С и С++ будут так же популярны в проектировании "железа", как и 20 лет назад, когда HDL-языки зародились.
Миф 3: cоздание систем на чипе из спроектированных блоков от IP-поставщиков все больше походит на разработку печатных плат. Менеджеры верят, что проектировать систему на чипе (латинская аббревиатура SoC - System on Chip) проще из библиотек, изготовленных сторонними разработчиками. Этим ремеслом скоро займутся инженеры-системотехники за меньшие деньги. Эксперты считают весьма спорной выгоду такого совмещения профессий. Мешают многие причины, среди которых есть и чисто психологические: синдром NIH (not-invented-here - изобретено не здесь), ему подвержены крупные компании, и кредо "я сделаю лучше", которое исповедует большинство разработчиков.
Миф 4: патенты - отличный способ поощрения изобретателей. Похоже, это уже в прошлом. Сейчас патенты сдерживают творчество инженеров, постоянно рискующих невольно стать нарушителями авторских прав. Патентная система превратилась в арену адвокатских боев, где перевес берет не справедливость, а деньги: сумма прямо пропорциональна искушенности адвокатов.
Миф 5: заказные микросхемы (ASIC) вытесняются реконфигурируемыми микропроцессорами из-за того, что фотошаблоны будут дороги для следующих поколений CMOS-технологии. (Поэтому останется одна альтернатива - FPGA.) Если посчитать цену фотошаблона на один вентиль для 0.13 мкм, то она ниже, чем для 0.18 мкм (0.8 цента против 1.3 центов) Миф 6. Интернет сильно увеличит рынок, уменьшит издержки, связанные с продажей, и потребует неограниченного роста пропускной способности телекоммуникаций, или Интернет исчерпал себя. На самом деле Web уже сильно помогает инженерам, повсюду обеспечивая быстрый доступ к описаниям микросхем (как правило, в PDF-формате, ставшем стандартом де-факто для формата datasheet файлов).

Источник: Журнал "Компьютерра"